[4bit CPU #4] ALU+ACC (feat.MUL/DIV) - 18EE
IDEC 강의 영상을 보고 정리한 내용입니다. https://www.idec.or.kr/vod/apply/view/?pay=&search_val=CPU&no=273 반도체설계교육센터 강의제목 CPU 설계 및 응용 구분 부산대 / 설계강좌 / 초급/중급 / 이론+실습 강의시간 13시간 열람기간 16일 이용료(일반) 무료 이용료(학생) 무료 강의개요 SoC 설계를 위해서 CPU를 설계하고 응용할 www.idec.or.kr 저번까지 설계한 CPU의 구조이다. 이번엔 ACC와 ALU를 연결하여 MUL연산과 DIV연산을 하도록 하겠다. MUL / DIV MUL과 DIV는 shift와 add연산을 사용한다. MUL : shift right(ACC) + add(ALU) DIV : shift left(ACC) + su..
프로젝트/4bit CPU
2023. 7. 16. 20:30
공지사항
최근에 올라온 글
최근에 달린 댓글
- Total
- Today
- Yesterday
링크
TAG
- power gating
- 4bit
- clock gating
- level shifter
- acc
- VLSI power
- leakage
- static power
- Control Unit
- 굿노트 내보내기
- vlsi
- Stack effect
- delay
- CPU
- mp3파일 추출
- DVFS
- Verilog
- ALU
- data gating
- 굿노트 녹음파일
- VLSI 전력소모
- 굿노트 mp3파일 추출
- VLSI dynamic power consumption
- 굿노트 mp3 내보내기
- 4bit CPU
- VTCMOS
- dynamic power
- CMOS power
- MTCMOS
- switching power
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
글 보관함